课程安排
一、 介绍Vitis软件和入手教程
1.Vitis软件平台原理、软件界面和开发流程介绍
2.异构加速kernel的创建、接口、生成和调用,用硬件代替软件算法提高算力。
3.ZYNQ和PYNQ系列开发板介绍,镜像安装和升级,硬件搭建和网络配置。
4.用Vitis创建Hello World、Memory、设备测试和FSBL镜像启动等项目并在系列开发板上运行。
二、介绍HLS C++硬件加速和IP封装原理、HLS软件,并通过GUI和Tcl 创建HLS若干教程,熟悉了解HLS技术。
1.Vivado HLS硬件加速原理、开发语言、开发流程、加速方法pipeline和unroll、array partition和reshape等。
2.使用Vivado HLS GUI界面创建HLS C++项目,CSIM仿真验证,SYNTH综合,COSIM RTL验证并打包成IP核,并运用Analysis和Resource分析timing和violation。
3.使用Tcl命令创建、验证、综合和打包HLS C++项目,并比较不同优化方法的Latency、Interval和资源利用率。
4.学习使用IP集成器设计调用和打包IP核,创建一个项目包含Tcl生成的两个IP核,调用一个Xilinx FFT IP核,打包并验证设计。
三、 学习Xilinx定制嵌入式Linux软件工具Petalinux软件及重要概念。
1.定制Linux工具Petalinx软件原理和开发流程介绍。
2.工程文件参数配置、本地sstate-cache和根文件系统配置介绍。
3.网络连接、镜像源和域名服务器的配置。
4.定制模块module、层layer、应用app和软件包package的方法。
5.开机自启动程序配置方法。
6.设备树的概念和设置
7.开发板编译功能的设计方法,再不用交叉编译。
8.硬件设计的升级方法。
9.启动串口输出内容介绍与故障诊断。
10.镜像文件BOOT、image.ub和root文件介绍。
11.SD启动盘的制作和烧写。
四、 定制一个完整的VITIS异构加速平台。
1.使用vivado设计含异构加速功能的ZYNQ硬件平台。
2.使用Petalinux定制含异构加速驱动的ZYNQ Linux软件平台。
3.使用Vitis创建应用程序调用平台,完成设计目的。
五、 学习使用Vitis软件GUI和命令行开发基于RTL、C、C++或OpenCL C的FPGA硬件加速项目,进行评估、分析和优化,以掌握异构加速项目的设计方法,其中第5个例程可能选择其他异构加速项目。
1.使用Vitis创建RTL向量加法器项目,并运用Vitis Analyzer对时间线和DDR传输性能进行分析。
2.使用Vitis C++/OpenCL分别使用界面方法和使用命令行创建向量加法器项目,由Vitis调用Vivado HLS生成硬件kernel,运行仿真,并在系列开发板上进行测试。
3.使用HLS常用优化方法对前面的例程项目进行优化和仿真,用Vitis Analyzer获得HLS报告,分析观察优化前后的加速器运行状态和性能。
4.介绍Vitis Opencv视觉硬件加速库技术,创建加速项目对图像进行处理。
5.用Vitis设计数字滤波器有限长单位冲激响应(FIR)滤波器,并进行软件和硬件仿真。
如果您想学习本课程,请
预约报名
如果没找到合适的课程或有特殊培训需求,请
订制培训
除培训外,同时提供相关技术咨询与技术支持服务,有需求请发需求表到邮箱soft@info-soft.cn,或致电4007991916
技术服务需求表下载请点击
服务优势:
丰富专家资源,精准匹配相关行业,相关项目技术精英,面向用户实际需求,针对性培训或咨询,互动式交流,案例教学,精品小班,实际工程项目经验分享,快捷高效,节省时间与金钱,少走弯路与错路。
专家力量:
中国科学院相关研究所高级研究人员
西门子,TI,vmware,MSC,Ansys,MDI,Mentor, candence,Altium,Atmel 、Freescale,达索,华为等
大型公司高级工程师,项目经理,技术支持专家
中科信软培训中心,资深专家或讲师
大多名牌大学,硕士以上学历,相关学历背景专业,理论素养高
多年实际项目实践,大型复杂项目实战案例分享,热情,乐于技术分享
针对客户实际需要,真实案例演示,互动式沟通,学有所值